Mensaje de Gate News, 16 de abril — AnalogBits, una subsidiaria de la casa de diseño surcoreana SeemiFive, mostrará soluciones de propiedad intelectual de gestión de energía de próxima generación (IP) basadas en el proceso avanzado N2P (2 nanómetros) de TSMC en el Simposio de Tecnología TSMC 2026 el 22 de abril en Santa Clara, California. El anuncio se hizo el 15 de abril.
Las soluciones recién presentadas incluyen un regulador integrado On-die LDO (regulador de baja caída) con detección de fallos y sensado de caída de voltaje, sensores PVT sin pines y un PLL de bajo consumo (phase-locked loop) que ofrece monitoreo de energía en tiempo real. El sensor PVT sin pines, presentado por primera vez, logra una alta precisión de ±3.5°C, mientras que el PLL de bajo consumo ofrece un consumo de energía ultrabajo de 0.5 microvatios por MHz.
Las nuevas direcciones de IP de AnalogBits abordan desafíos técnicos que enfrenta (HPC) de IA de varios kilovatios y sistemas de computación de alto rendimiento, que luchan con problemas de densidad de potencia, gestión térmica y variabilidad del rendimiento. Las soluciones permiten la optimización de (PPA) de potencia-rendimiento-área y la gestión inteligente de energía en el chip en SoCs avanzados. La empresa, que ha enviado miles de millones de núcleos de IP a través de procesos desde 0.35 micrómetros hasta 2 nanómetros, planea participar en simposios tecnológicos posteriores de TSMC en Taiwán, Europa, China y Japón para ampliar el alcance global con clientes.